# Lab8 1

### задание для самостоятельного выполнения

### Плата для аппаратной отладки проекта

Аппаратная отладка проекта ориентирована на плату MiniDiLaB-CIV

MiniDiLaB-CIV: Микросхема - **EP4CE6E22C8**, Вход тактового сигнала  $(25M\Gamma_{\rm II}) - 23$ .

# Описание проекта Lab8 1

Рабочая папка Lab8\_1. Имя проекта — Lab8\_1. Имя модуля верхнего уровня — Lab8\_1. Файл с описанием — Lab8\_1.sv. Файл теста — tb Lab8 1.sv. Файл с описанием для отладки — db Lab8 1.sv.

## Алгоритм работы:

The arith\_logic SystemVerilog model used in this lab works as a miniature 8-bit ALU. It performs four arithmetic or four logical operations on 8-bit operands.



The enumerated type variable:

- arithmetic\_op chooses between the four arithmetic operations that are available: addition, subtraction, multiplication, and division
- logical\_op variable decides between the four logical operations that are available: nand, nor, not, and xor.

These operations are done on two data signals, which are specified in the packed structure called arith logic info.

The final result is of 16 bits.

The arith\_logic\_sel signal selects between the arithmetic and logical operations.

You will find the following signals in this lab:

- arith\_logic\_sel Selects between arithmetic and logical operations.
- operation Selects which arithmetic or logical operation is to be done.
- ip\_data1 and ip\_data2 Two 8-bit data inputs.
- data\_out Output of the selected operation.

Apart from these, there are two objects created in this module, through which the structures and their members can be accessed:

- arith\_data Object of the packed structure arith\_logic\_info performing arithmetic operations.
- logic\_data Object of the packed structure arith\_logic\_info performing logical operations.

Пример исходного кода с описанием АЛУ представлен ниже:

```
`timescale 1ns / 1ps
          // User defined enumerated data type declaration
          typedef enum logic[1:0] {add=0, sub, mul, div} arith_operation;
          typedef enum logic[1:0] {nand_op=0, nor_op, not_op, xor_op} logic_operation;
          // Creating one Packed and one Unpacked Structure here
          // User defined Packed Structure declaration
 6
 7
          typedef struct packed { arith_operation arithmetic_op;
 8
                                   logic_operation logical_op;
                                   logic [7:0] data1;
10
                                   byte data2;
                                   logic [15:0] arith_result;
logic [15:0] logic_result;
11
12
13
                                  } arith_logic_info;
15
      module arith_logic (
                               input logic arith logic sel,
                                                                     // Selects between arith or logic operations
                               // Selects which arith or logic operations is to be done
17
                               output logic [15:0] data_out);
                                                                    // Output of the selected operation
19
20
          always @ (*)
              arith_logic_info arith_data, logic_data; // Creating two objects arith_data and logic_data
24
              if (arith logic sel==0)
25
               // Selecting Arithmetic operation
26
27
                   //Read the input data
28
                   arith_data.arithmetic_op = arith_operation'(operation);
                   arith_data.logical_op = logic_operation'(0);
29
30
                   arith_data.data1 = ip_data1;
31
                   arith_data.data2 = ip_data2;
                   case (arith_data.arithmetic_op)
33
                                                            // Accessing enum data type through arith_data input
                   // As per the value of enum, do the arithmatic operations
3/1
35
                   // Accesing the Packed Structure for two datas and storing the result in an Packed Union
                       add : arith_data.arith_result = arith_data.data1 + arith_data.data2;
36
                      sub : arith_data.arith_result = arith_data.data1 - arith_data.data2;
mul : arith_data.arith_result = arith_data.data1 * arith_data.data2;
37
38
                       div : arith_data.arith_result = arith_data.data1 / arith_data.data2;
40
41
                   data out = arith data.arith result; //Write the result to the output
42
               end
43
              else
               // Selecting Logical operation
45
               begin
                   logic_data.arithmetic_op = arith_operation'(0);
46
47
                   logic_data.logical_op = logic_operation'(operation);
48
                   logic_data.data1 = ip_data1;
50
                   logic_data.data2 = ip_data2;
52
                   case (logic_data.logical_op)
                                                       // Accessing enum data type through logic_data input
                   // As per the value of enum, do the logic operations
53
                   // Accesing the Packed Structure for two datas and storing the result in an Packed Union
54
55
                       nand_op : logic_data.logic_result = ~((logic_data.data1) & (logic_data.data2));
56
                       nor op :
                                 logic_data.logic_result = ~((logic_data.data1) | (logic_data.data2));
57
                       not_op : logic_data.logic_result = ~ (logic_data.data1);
                       xor_op : logic_data.logic_result = ((logic_data.data1) ^ (logic_data.data2));
58
                   endcase
60
                   data_out = logic_data.logic_result;
61
          end
62
63
64
      endmodule
```

## Программа работы

- Разработать описание устройства АЛУ модуль Lab8\_1
  - В качестве основы можно использовать приведенный выше пример.
  - К описанию надо добавить
    - Вход СLК вход тактового сигнала
    - *Bxoд RST вxод синхронного сброса,* сброс (=1)/работа (=0)
    - Вход ENA вход разрешающий (=1)/запрещающий (=0) работу устройства.

### о К описанию надо добавить

- На всех входах (кроме ENA и RST) должны быть использованы регистры (с разрешением работы и синхронным сбросом)
- на выходе Result(16 bit) должен быть использован регистр(с разрешением работы и синхронным сбросом).
- Разработать тест tb Lab8 1 для проверки АЛУ (тест первого класса без автоматической проверки).
  - о Пример теста приведен в отдельном разделе ниже на его базе надо разработать свой тест.
- По результатам моделирования в ModelSim необходимо доказать работоспособность устройства АЛУ (продемонстрировать выполнение всех операций для нескольких наборов данных).
- Разработать модуль верхнего уровня для отладки db\_Lab8\_1, содержащий: модуль Lab8\_1; модуль SP\_unit (модуль, обеспечивающий возможность: задания входных сигналов без использования кнопок на плате; отображения результата). Модуль должен обеспечивать подключение к тактовому сигналу на плате.
- Провести анализ работы db\_Lab8\_1 и доказать (зафиксировав результаты снимками экрана), что:
  - о Модуль управляется входными сигналами
  - о Правильно реализуется алгоритм работы

## Содержание отчета

- Отчет должен быть оформлен по правилам, принятым в Высшей Школе.
- Отчет должен содержать все этапы работы, все созданные исходные коды, необходимые снимки экрана. Все рисунки и полученные на них результаты должны быть прокомментированы.

# Пример теста

Ниже приведен пример теста для проверки АЛУ. На его основе надо разработать собственный тест.

```
1
      `timescale 1ns / 1ps
 2
      module tb arith logic;
 3
           // Inputs
 4
 5
          logic arith_logic_sel;
 6
           logic [7:0] ip_data1, ip_data2;
 7
           logic [1:0] operation;
 8
 9
          // Output
10
          logic [15:0] data_out;
11
12
           // instantiate the unit under test (uut)
13
          arith logic inst ( .arith logic sel(arith logic sel),
14
                                .operation(operation),
15
                                .ip_data1(ip_data1),
16
                                .ip_data2(ip_data2),
17
                                .data out(data out)
18
                            );
19
20
           initial
21
          begin
22
               // initialize inputs
23
               arith_logic_sel = 0;
               operation = 2'b00;
24
25
               ip_data1 = 0;
26
               ip_data2 = 0;
27
          end
28
29
           initial
30
          begin
31
               arith_logic_sel = 0;
32
               ip_data1 = 8'd20;
33
               ip_data2 = 8'd10;
34
35
               operation = 2'b00;
36
37
38
               operation = 2'b01;
39
40
               #10;
41
               operation = 2'b10;
42
43
               #10;
44
               operation = 2'b11;
45
46
47
               arith_logic_sel = 1;
48
               ip_data1 = 8'd60;
49
               ip_data2 = 8'd15;
50
51
               operation = 2'b00;
52
53
               #10;
54
               operation = 2'b01;
55
56
               #10;
57
               operation = 2'b10;
58
59
60
               operation = 2'b11;
61
          end
62
      endmodule
```